LV-PECL差分晶振的終端方式
一些采購(gòu)和工程都知道LV-PECL是差分晶振的輸出方式,卻不知道其中文釋義是低壓正發(fā)射極耦合邏輯,看起來(lái)似乎有點(diǎn)不好意思,那么閱讀完本篇文章,相信你會(huì)對(duì)LV-PECL有所了解,Pletronics晶振公司專(zhuān)門(mén)針對(duì)LV-PECL差分晶振的終止方法,均是通過(guò)實(shí)驗(yàn)得出的結(jié)論。近幾年來(lái),越來(lái)越多的頻率元件制造商研究差分信號(hào)輸出的晶體振蕩器,也發(fā)現(xiàn)了許多可提升其性能,抖動(dòng)和壽命的方法,對(duì)科技發(fā)展有一定的影響,未來(lái)采購(gòu)差分晶體振蕩器的用戶(hù)會(huì)增加很多。
與許多邏輯系列不同,ECL,PECL和LVPECL晶振不是標(biāo)準(zhǔn)化的。ECL及其衍生物起源于此來(lái)自供應(yīng)商的ECL實(shí)施。ECL的原始實(shí)施例在地電位下建立了VCC和VEE在-5.2伏特。PECL在功能上與ECL相同,但使用正而非負(fù)功率通過(guò)將VCC連接到正電源并將VEE連接到地來(lái)提供電源電壓。LVPECL僅僅是PECL設(shè)計(jì)的用于電源電壓低于5v。典型電壓為3.3V,2.5V和1.8V。下列表格提供了Pletronics LVPECL頻率控制設(shè)備的典型輸出信號(hào)電平。
隨著系統(tǒng)速度的提高,PECL的低峰峰值電壓和差分性質(zhì)已得到證實(shí)對(duì)系統(tǒng)架構(gòu)師非常有吸引力。LVPECL現(xiàn)在被廣泛接受為許多高中的支柱速度,受控阻抗,I/O結(jié)構(gòu)。
傳統(tǒng)上,ECL以其多種形式使用差分雙極輸入級(jí)和差分射極跟隨器輸出階段。為了降低功耗,輸出級(jí)不包括內(nèi)部下拉電阻。射極跟隨器輸出級(jí)依賴(lài)于外部終端網(wǎng)絡(luò)來(lái)執(zhí)行拉動(dòng)下。這是ECL線(xiàn)路接收器門(mén)的簡(jiǎn)化示意圖。他們的電路結(jié)構(gòu)已被使用。這些實(shí)現(xiàn)可以是雙極,CMOS等包括內(nèi)部有源圖騰柱或無(wú)源下拉輸出結(jié)構(gòu)。這些結(jié)構(gòu)提供電流返回路徑,以便在沒(méi)有終止網(wǎng)絡(luò)的情況下觀察輸出信號(hào)。
Pletronics晶振的 LVPECL頻率控制器的輸出結(jié)構(gòu)是一個(gè)雙極,差分,射極跟隨器級(jí),沒(méi)有內(nèi)部下拉電阻。因此,終端網(wǎng)絡(luò)是必需的要觀察的適當(dāng)輸出信號(hào)。
還必須注意,LVPECL差分輸入需要共模參考電壓。這個(gè)電壓名義上為Vcc-2.0V。對(duì)于3.3vLVPECL,此共模參考電源為1.3v。額外的力量供應(yīng)不具吸引力,因此將顯示替代終止方案。
我們不時(shí)收到有關(guān)為什么一個(gè)供應(yīng)商的PECL設(shè)備無(wú)需下拉功能的問(wèn)題終端電阻和另一個(gè)供應(yīng)商的部分沒(méi)有。如前所述,ECL及其各種衍生品沒(méi)有標(biāo)準(zhǔn)化。因此除了ECL,PECL和LVPECL差分晶體振蕩器衍生物之外,還有許多實(shí)現(xiàn)他們的電路結(jié)構(gòu)已被使用。這些實(shí)現(xiàn)可以是雙極,CMOS等包括內(nèi)部有源圖騰柱或無(wú)源下拉輸出結(jié)構(gòu)。這些結(jié)構(gòu)提供電流返回路徑,以便在沒(méi)有終止網(wǎng)絡(luò)的情況下觀察輸出信號(hào)。
PECL終止:
LVPECL有許多終端方案,分為兩大類(lèi)-直流耦合和AC耦合。在這兩個(gè)類(lèi)別中,根據(jù)特定電路,還有其他可能性要求。選擇振蕩器時(shí),將選擇電壓以匹配被驅(qū)動(dòng)的電路。在這種情況下,沒(méi)有要克服的DC偏移,因此本應(yīng)用筆記僅涉及最多LVPECL到LVPECLDC耦合的常見(jiàn)實(shí)現(xiàn)。
還必須注意,LV-PECL差分晶振輸入需要共模參考電壓。這個(gè)電壓名義上為Vcc-2.0V。對(duì)于3.3V LVPECL,此共模參考電源為1.3v。額外的力量供應(yīng)不具吸引力,因此將顯示替代終止方案。
我們不時(shí)收到有關(guān)為什么一個(gè)供應(yīng)商的PECL設(shè)備無(wú)需下拉功能的問(wèn)題終端電阻和另一個(gè)供應(yīng)商的部分沒(méi)有。如前所述,ECL及其各種衍生品沒(méi)有標(biāo)準(zhǔn)化。因此除了ECL,PECL和LVPECL衍生物之外,還有許多實(shí)現(xiàn)他們的電路結(jié)構(gòu)已被使用。這些實(shí)現(xiàn)可以是雙極,CMOS等包括內(nèi)部有源圖騰柱或無(wú)源下拉輸出結(jié)構(gòu)。這些結(jié)構(gòu)提供電流返回路徑,以便在沒(méi)有終止網(wǎng)絡(luò)的情況下觀察輸出信號(hào)。
存在參考電壓時(shí)終止:
描述了最簡(jiǎn)單的差分振蕩器LVPECL終止方案。但是,這種終止方法需要參考驅(qū)動(dòng)?xùn)艠O輸入端的電源電壓。參考電壓比VCC低2.0v。這增加了復(fù)雜性和費(fèi)用,這可能不適用于僅在選定信號(hào)路徑中使用LVPECL的系統(tǒng)。
替代50歐姆終端-3電阻器解決方案:
一種終止LVPECL的替代方法,可以減少一個(gè)額外電阻的開(kāi)銷(xiāo)。兩個(gè)50歐姆電阻提供needea信號(hào)終端,第三個(gè)電阻提供接地路徑以將終端電阻偏置到VΠ。
注意:R2計(jì)算為48歐姆,但簡(jiǎn)化了材料清單,大多數(shù)使用50歐姆使所有三個(gè)值相同。
替代50歐姆終端-4電阻器解決方案:
這可能是最常見(jiàn)的LVPECL終止方法。分壓器形成50歐姆其中等效終端,射極跟隨器的DC路徑。
對(duì)于LVPECL輸入,輸出和VTT參考偏置低于VCC 2.0v。兩個(gè)增加的電阻是一個(gè)很小的價(jià)格支付以消除額外的參考電源。注意,所示的等式用于計(jì)算終止電阻值僅限50個(gè)終端。
單電阻接地交流耦合50歐姆終端:
PECL輸出可以驅(qū)動(dòng)50歐姆負(fù)載。這是AC耦合到50歐姆負(fù)載和VTERM的示例可以設(shè)置值以匹配負(fù)載的直流偏置點(diǎn)。必須選擇R1以偏置PECL發(fā)射器輸出。
推薦的電阻值:
Vcc=3.3V R1=150 ohms
Vcc=2.5V R1=95 ohms
除了LV-PECL之外,LVDS也是差分振蕩器中比較常用的一邏輯輸出,它的全稱(chēng)叫做低壓差動(dòng)小型計(jì)算機(jī)系統(tǒng)接口,其實(shí)只要是LV開(kāi)頭的,甚至上都是表示低電壓了,但現(xiàn)在的市面上的石英晶體振蕩器基本上都是1.8V~5.0V,都屬于低電壓,部分人認(rèn)為L(zhǎng)V-PECL可以直接不用LV,用PECL代替,所以LV-PECL和PECL都是一樣的。
“推薦閱讀”
【責(zé)任編輯】:金洛鑫版權(quán)所有:http://www.908tw.com轉(zhuǎn)載請(qǐng)注明出處
相關(guān)技術(shù)支持
- SITIME晶振MEMS技術(shù)計(jì)時(shí)領(lǐng)域的顛覆者如何超越石英鐘表
- Skyworks推出了適用于5G/6G以及數(shù)據(jù)中心應(yīng)用的新型可編程聲波時(shí)鐘產(chǎn)品
- QuartzCom抗振設(shè)計(jì)轉(zhuǎn)換器噪音的靜音鍵
- Skyworks新一代數(shù)字隔離器高帶寬與抗噪能力的完美融合
- Raltron實(shí)時(shí)時(shí)鐘模塊嚴(yán)苛環(huán)境下的時(shí)間守護(hù)者
- MicrochipPCIe技術(shù)開(kāi)啟多終端連接新時(shí)代
- Rakon全新GNSS接收器開(kāi)啟新太空應(yīng)用的精準(zhǔn)定位時(shí)代
- SiTime交響樂(lè)系列移動(dòng)時(shí)鐘發(fā)生器助力實(shí)現(xiàn)先進(jìn)的無(wú)線(xiàn)連接功能
- 瑞薩半導(dǎo)體為智能建筑注入安全芯動(dòng)力
- Skyworks新時(shí)鐘芯片及發(fā)電機(jī)產(chǎn)品解鎖18飛秒抖動(dòng)特性的黑科技

手機(jī)版












